《電子技術應用》
您所在的位置:首頁 > 電子元件 > 設計應用 > 基于Cadence Integrity 3D-IC的異構集成封裝系統(tǒng)級LVS檢查
基于Cadence Integrity 3D-IC的異構集成封裝系統(tǒng)級LVS檢查
2023年電子技術應用第8期
張成,趙佳,李晴
(格芯半導體(上海)有限公司 中國研發(fā)中心(上海),上海 201204)
摘要: 隨著硅工藝尺寸發(fā)展到單納米水平,摩爾定律的延續(xù)越來越困難。2D Flip-Chip、2.5D、3D等異構集成的先進封裝解決方案將繼續(xù)滿足小型化、高性能、低成本的市場需求,成為延續(xù)摩爾定律的主要方向。但它也提出了新的挑戰(zhàn),特別是對于系統(tǒng)級的LVS檢查。采用Cadence Integrity 3D-IC平臺工具,針對不同類型的先進封裝,進行了系統(tǒng)級LVS檢查驗證,充分驗證了該工具的有效性和實用性,保證了異構集成封裝系統(tǒng)解決方案的可靠性。
中圖分類號:TN402 文獻標志碼:A DOI: 10.16157/j.issn.0258-7998.239802
中文引用格式: 張成,趙佳,李晴. 基于Cadence Integrity 3D-IC的異構集成封裝系統(tǒng)級LVS檢查[J]. 電子技術應用,2023,49(8):47-52.
英文引用格式: Zhang Cheng,Zhao Jia,Li Qing. System-level LVS checking of heterogeneous integration packaging based on Cadence Integrity 3D-IC[J]. Application of Electronic Technique,2023,49(8):47-52.
System-level LVS checking of heterogeneous integration packaging based on Cadence Integrity 3D-IC
Zhang Cheng,Zhao Jia,Li Qing
(Globalfoundries China (Shanghai) Co., Limited, Shanghai 201204, China)
Abstract: With the development of silicon process size to the level of single nano, it has been more and more difficult to continue Moore's law. Advanced packaging solutions with heterogeneous integration, such as 2D Flip-Chip, 2.5D and 3D, will continue to meet market requirements for miniaturization, high performance and low cost, thus become the main direction of continuing Moore's Law. But it also presents new challenges, especially for system-level LVS checking. In this paper, Cadence Integrity 3D-IC tool was used to perform system-level LVS checking for different types of advanced packaging, which fully verified the effectiveness and practicability of the tool and ensured the reliability of heterogeneous integration packaging system solutions.
Key words : heterogeneous integration;advanced packaging;system-level LVS;integrity 3D-IC

0 引言

電子產品一直以來追求的尺寸更小,成本和功耗更低的趨勢,在過去受益于硅工藝的快速升級更新,得到了持續(xù)的發(fā)展。但近年來,隨著硅工藝尺寸發(fā)展到單納米水平,摩爾定律的延續(xù)越來越困難。單一的納米工藝在綜合考慮成本、良率、功耗等因素后,將不再具有競爭優(yōu)勢。2D Flip-Chip、2.5D、3D等具有異構集成先進封裝解決方案將繼續(xù)滿足小型化、高性能、低成本的市場需求,成為延續(xù)摩爾定律的主要方向。但它也提出了新的挑戰(zhàn),特別是對于系統(tǒng)級的LVS(Layout Versus Schematics)檢查。由于異構集成封裝結構復雜、規(guī)模龐大,任何一個環(huán)節(jié)的失誤都會產生巨大的影響,因此急需一個完整的解決方案,可以對各類異構集成封裝進行有效的系統(tǒng)級檢查。本文嘗試采用Cadence公司的Integrity 3D-IC平臺,針對主流的異構集成封裝進行LVS檢查驗證。



本文詳細內容請下載:http://www.rjjo.cn/resource/share/2000005479




作者信息:

張成,趙佳,李晴

(格芯半導體(上海)有限公司 中國研發(fā)中心(上海),上海 201204)

微信圖片_20210517164139.jpg

此內容為AET網(wǎng)站原創(chuàng),未經授權禁止轉載。
主站蜘蛛池模板: 亚洲在线观看视频 | 亚洲综合亚洲 | 成年人视频网站免费 | 粉嫩高中生的第一次在线观看 | 国产精品三级国语在线看 | 国产成人看片免费视频观看 | 久久频这里精品香蕉久久 | 131的美女午夜爱爱爽爽视频 | 黄色毛片免费在线观看 | 亚洲高清一区二区三区久久 | 国产一级二级三级毛片 | 91免费永久在线地址 | 毛片视频网站在线观看 | 欧美成人另类69 | 太平公主三级dvd | 亚洲视频国产视频 | 日韩在线不卡一区在线观看 | 久久久久久亚洲精品不卡 | 精品 日韩 国产 欧美在线观看 | 一本久久a久久精品亚洲 | 国产精品久久久久久久网站 | 久久久久国产成人精品 | 国产一区欧美二区 | 日韩欧美久久一区二区 | 欧美性色生活片免费播放 | 欧美成人在线影院 | 国产一区二区高清在线 | 久久视屏这里只有精品6国产 | 免费一级a毛片在线播 | 亚洲第一男人天堂 | 免费福利在线看黄网站 | 国产欧美久久久另类精品 | 偷拍第1页| 国产欧美日韩综合二区三区 | 免费高清一级欧美片在线观看 | 99re9精品视频在线 | 老司机深夜影院入口aaaa | 欧美一级片网 | 色婷婷色综合激情国产日韩 | 91最新91精品91蝌蚪 | 性欧美videos俄罗斯 |