《電子技術應用》
您所在的位置:首頁 > 其他 > 業界動態 > MathWorks加快 FPGA 在環驗證

MathWorks加快 FPGA 在環驗證

2016-12-18

  HDL Verifier 增加新的 FPGA 硬件在環測試功能

  中國北京 – 2016年12月15日 – MathWorks今日發布了HDL Verifier中的新功能,用來加快 FPGA 在環(FIL)驗證。利用新的 FIL 功能,可以更快地與 FPGA 板通信,實現更高的仿真時鐘頻率。現在,系統工程師和研究人員可以自信地快速確認和驗證 FPGA 設計在系統中按預期方式工作,從而節省開發時間。

  隨著信號處理、視覺影像處理和控制系統算法的復雜度不斷增加,在 FPGA 板上對硬件實現進行仿真,可以幫助驗證設計在其系統環境中的工作情況。用于 FIL 驗證的 HDL Verifier 自動設置 MATLAB 和 Simulink 測試環境,并將其與運行于 FPGA 開發板上的設計相連接。這有助于實現在實際硬件上運行的 FPGA 設計的高逼真度協同仿真,同時復用開發階段使用的測試環境。

  R2016b 版允許工程師為其 FPGA 系統時鐘指定一個自定義頻率,時鐘頻率可比以前使用 FIL 的時候快五倍。對于在以 FPGA 為目標時使用超頻因子的設計,如控制應用程序,可以使用較大的數據輸出規模來提高吞吐量。工程師現在還可以利用 FIL(使用 PCI Express 接口)來加快 MATLAB 和 Simulink 以及 Xilinx KC705/VC707 和 Intel Cyclone V GT/Stratix V DSP 開發板之間的通信,仿真速度比千兆以太網快 3-4 倍。

  “隨著電子系統日益復雜,作為驗證步驟,精確地驗證設計原型變得至關重要。” MathWorks 的產品經理 Jack Erickson 說,“現在,HDL Verifier 允許工程師在真實硬件上以現實的時鐘頻率快速運行設計,能夠從MATLAB/Simulink這樣方便的算法開發環境進行FPGA在環仿真,使硬件設計驗證大幅簡化。”

  有關 HDL Verifier 的更多信息,請訪問:mathworks.com/products/hdl-verifier


本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:[email protected]
主站蜘蛛池模板: 最新国产三级在线观看不卡 | 在线观看91精品国产入口 | 香蕉久久久久久狠狠色 | 欧美成年黄网站色高清视频 | 夜色综合 | 亚洲久久久| 黑人黄色毛片 | 久久久久久久91精品免费观看 | 99在线观看巨臀大臀视频 | 久久福利青草精品资源 | 欧美激情精品久久久久久久久久 | 日韩在线观看一区 | 成人午夜视频在线观看 | 亚洲夜色夜色综合网站 | 欧美亚洲第一区 | 国产91会所洗浴女技师按摩 | 99久久国产综合精品五月天 | 国产特一级毛片 | 一色屋成人免费精品网 | 免费精品99久久国产综合精品 | 亚洲国产夜色在线观看 | 日韩大片高清播放器大全 | 中文字幕一区二区三区久久网站 | 精品伊人久久久久7777人 | 免费成年网 | 成在线人永久免费播放视频 | 成人在线播放视频 | 亚洲精品一区二区三区不卡 | 99国产国人青青视频在线观看 | 国内美女福利视频在线观看网站 | 亚洲你我色 | 久久综合九九 | 步兵社区 | 国内精品小视频 | 久久国产成人亚洲精品影院老金 | 美国三级在线观看 | 美女张开腿让男人桶爽免 | 国产亚洲区 | 国产a一级 | 一区二区三区在线观看免费 | 久久久久久久久中文字幕 |