《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 設計應用 > SFI-4接口的數據處理
SFI-4接口的數據處理
摘要: SFI-4接口的數據處理分為I/O接口處理和用戶FIFO兩大功能,其中關鍵的部分是I/O接口處理,它把高速的數據在FPGA內部利用了Virtex-5器件內部的ISERDES、OSERDES和IODELAY資源進行了串并轉換和DPA(動態相位對齊)。下面來介紹各個功能部分的設計原理。
Abstract:
Key words :

  SFI-4接口的數據處理分為I/O接口處理和用戶FIFO兩大功能,其中關鍵的部分是I/O接口處理,它把高速的數據在FPGA內部利用了Virtex-5器件內部的ISERDES、OSERDES和IODELAY資源進行了串并轉換和DPA(動態相位對齊)。下面來介紹各個功能部分的設計原理。

 

(1)收端的RXI/F模塊   

來自I/O引腳的接收端數據一方面在FPGA I/0內部通過ISERDES進行串并轉換,然后把數據速率降低1/4供內部處理;另一方面用移相狀態機在IODELAY模塊上進行移相,多達64級,每級大約15 ps,直到采樣時鐘的上升沿對準數據有效窗口的中心位置。RXIF模塊處理后的效果如圖1所示。只做位對齊的前提是要求在分配I/O引腳時給SFI-4接口同方向的信號盡可能靠近,數據總線間Skew盡可能小,并且PCB布線要等長。

  圖1 RXI/F模塊處理后的效果   

(2) 收端的RX FIFO模塊   

使用此FIFO的目的是一方面把ISERDES輸出的共64位數據寫入FIFO;另一方面用用戶時鐘讀出FIFO數據給后端的用戶邏輯使用,最終達到隔離區域時鐘和用戶時鐘的目的。FIFO的位置如圖2所示。

  圖2 FIFO的位置   

(3)發送端的TXI/F模塊   

發送端的處理是內部己經處理好的數據經過FPGA I/O內部的OSERDES進行并串轉換輸出,如圖3所示的OSERDES部分。

  圖3 OSERDES部分   

(4) 發送端的TX FIFO模塊   

使用此FIFO的目與RX FIFO功能類似,區別在于讀出∏FO的數據通過OSERDES進行并轉串輸出。

 

  

 

 

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 国产黄色片在线观看 | 日韩毛片基地 | 农村寡妇一级毛片免费播放 | 女人张开腿让男人插 | 亚洲天堂成人在线观看 | 久久y| 中文字幕一区二区三区亚洲精品 | 国产精品久久在线观看 | 91九色成人 | 日本在线www| 国产高清美女一级a毛片久久w | 国产高清天干天天视频 | 欧美一级成人影院免费的 | 日韩欧美国产一区二区三区 | 伊人手机视频 | 91成人免费 | 日韩欧美亚洲综合久久99e | 国产成人精品日本亚洲专一区 | 欧美人成毛片在线播放 | 亚洲欧美一区二区久久香蕉 | 毛片免费高清免费 | 日韩一区二区三区不卡视频 | 国产理论最新国产精品视频 | 特级淫片欧美高清视频蜜桃 | 精品国产免费人成在线观看 | 国产欧美日韩综合二区三区 | 久久在线一区 | 国产婷婷一区二区三区 | 最近手机中文字幕1 | 亚洲最大黄网 | 国内精品不卡一区二区三区 | 农村寡妇女人一级毛片 | 在线不卡亚洲 | theav视频在线观看 | 国产精品久久一区 | 免费观看成人久久网免费观看 | 国产精品久久久久影院色 | 成人香蕉视频 | 成人在线免费观看 | 成年人免费网站在线观看 | 久久精品人人爽人人爽快 |