《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 其他 > 設(shè)計(jì)應(yīng)用 > 基于MIPI規(guī)范的從端D-PHY數(shù)字電路設(shè)計(jì)
基于MIPI規(guī)范的從端D-PHY數(shù)字電路設(shè)計(jì)
2021年電子技術(shù)應(yīng)用第11期
張自豪1,2,趙建中1,周玉梅1,2
1.中國科學(xué)院微電子研究所,北京100029;2.中國科學(xué)院大學(xué),北京100049
摘要: 基于MIPI D-PHY v1.1規(guī)范,提出了一種從端D-PHY數(shù)字電路設(shè)計(jì),該從端D-PHY采用4通道實(shí)現(xiàn)。高速模式下,單通道數(shù)據(jù)傳輸速率最高支持1.5 Gb/s;低功耗模式下,通道0數(shù)據(jù)傳輸速率最高支持10 Mb/s。高速模式下,串行數(shù)據(jù)流的解串由模擬電路實(shí)現(xiàn),解串后數(shù)據(jù)的幀頭同步檢測由數(shù)字電路實(shí)現(xiàn);D-PHY引導(dǎo)碼的檢測以及低功耗模式下數(shù)據(jù)傳輸為異步通信,提出了一種異步時(shí)鐘實(shí)現(xiàn)方式;采用SMIC 0.18 μm CMOS工藝庫進(jìn)行綜合,典型工藝角下,整體電路的面積為95 061 μm2;整體功耗為4.291 mW,其中低功耗模式下功耗為231.3 μW。
中圖分類號: TN492
文獻(xiàn)標(biāo)識碼: A
DOI:10.16157/j.issn.0258-7998.211418
中文引用格式: 張自豪,趙建中,周玉梅. 基于MIPI規(guī)范的從端D-PHY數(shù)字電路設(shè)計(jì)[J].電子技術(shù)應(yīng)用,2021,47(11):33-38.
英文引用格式: Zhang Zihao,Zhao Jianzhong,Zhou Yumei. Design of slave D-PHY digital circuit based on MIPI specification[J]. Application of Electronic Technique,2021,47(11):33-38.
Design of slave D-PHY digital circuit based on MIPI specification
Zhang Zihao1,2,Zhao Jianzhong1,Zhou Yumei1,2
1.Institute of Microelectronics,Chinese Academy of Science,Beijing 100029,China; 2.University of Chinese Academy of Sciences,Beijing 100049,China
Abstract: Based on the MIPI D-PHY version 1.1 specification, a design of slave D-PHY digital circuit is proposed, which is implemented with 4 lanes. In the high-speed mode, the data transfer rate of a single lane supports up to 1.5 Gb/s; in the low-power mode, the data transfer rate of lane 0 is up to 10 Mb/s. In the high-speed mode, the deserialization of the serial data stream is implemented by the analog circuit, and the synchronization detection of the data frame header after deserialization is realized by the digital circuit; the detection of the D-PHY entry code and the data transmission in the low-power mode are asynchronous communication and a kind of asynchronous clock implementation is proposed; SMIC 0.18 μm CMOS process library is used for synthesis, and at the typical process corner, the overall circuit area is 95 061 μm2; the overall power consumption is 4.291 mW, and the power consumption in low power mode is 231.3 μW.
Key words : MIPI;D-PHY;high speed mode;low-power mode;asynchronous clock

0 引言

    早在2003年,ARM、諾基亞、德州儀器和意法半導(dǎo)體四家公司就預(yù)見了智能、多媒體手機(jī)的廣闊市場前景,成立了移動(dòng)產(chǎn)業(yè)處理器接口(Mobile Industry Processor Interface,MIPI)聯(lián)盟[1]。目前,所有主要的芯片廠商使用MIPI規(guī)范,所有智能手機(jī)都至少使用一種MIPI規(guī)范。串行顯示接口(Display Serial Interface,DSI)協(xié)議是MIPI聯(lián)盟推出的針對高速顯示接口的規(guī)范[2],多用于移動(dòng)終端系統(tǒng)[3],其特點(diǎn)是高速、靈活和低功耗[4]。DSI協(xié)議架構(gòu)的最低層是物理層(Physical Layer,PHY),規(guī)范了發(fā)送端(主端)和接收端(從端)通道的電學(xué)特性和通道建立時(shí)的時(shí)序要求[5]D-PHY規(guī)范是一種常用的兼容DSI協(xié)議的物理層規(guī)范[6]

    D-PHY一般包含一個(gè)時(shí)鐘通道,一到四個(gè)數(shù)據(jù)通道,主要的工作模式有高速(High Speed,HS)模式、低功耗(Low-Power,LP)模式[7]高速模式下,D-PHY通道采用差分點(diǎn)對點(diǎn)傳輸,提供源同步時(shí)鐘,數(shù)據(jù)傳輸采用突發(fā)式(Burst)傳輸,單通道數(shù)據(jù)傳輸速率最高支持1.5 Gb/s(D-PHY v1.1規(guī)范),主要用于傳輸高速的圖像、視頻數(shù)據(jù)流。低功耗模式下,D-PHY只有通道0工作,通道無端接,數(shù)據(jù)傳輸?shù)退偾铱砷g斷,是一種異步通信模式[8],通道數(shù)據(jù)傳輸速率最高支持10 Mb/s(D-PHY v1.1規(guī)范),主要用于傳輸控制和狀態(tài)信號事務(wù)。




本文詳細(xì)內(nèi)容請下載:http://www.rjjo.cn/resource/share/2000003822




作者信息:

張自豪1,2,趙建中1,周玉梅1,2

(1.中國科學(xué)院微電子研究所,北京100029;2.中國科學(xué)院大學(xué),北京100049)




wd.jpg

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。
主站蜘蛛池模板: caoporen个人免费公开视频 | 成人性免费视频 | 久久男人的天堂 | 欧美性videofree精品 | 2020国产成人免费视频 | 久久不见久久见免费影院www日本 | 国产片在线观看狂喷潮bt天堂 | 欧美性色一级在线观看 | 欧美视频久久久 | 一级做a爱 一区 | 久久免费精品国产72精品剧情 | 中文字幕国产视频 | 亚洲精品国产免费 | 亚洲视频一区二区在线观看 | 99国产视频| 免费高清一级欧美片在线观看 | 亚洲一级片在线播放 | 欧美一级毛片兔费播放 | 日本护士一级毛片在线播放 | 男女男精品视频 | 久久久久久久网站 | 狼伊千合综网中文 | 国产日产欧产精品精品推荐在线 | 99国产精品久久久久久久日本 | 在线高清国产 | 性精品 | 美国毛片免费一级 | 成人国产在线24小时播放视频 | 欧美顶级毛片在线播放小说 | 中文无码日韩欧免费视频 | 亚欧视频在线观看 | 美女张开大腿让男人桶 | 失禁h啪肉尿出来高h | 成人黄色毛片 | 一个人免费观看日本www视频 | 亚洲精品98久久久久久中文字幕 | 成人在线播放视频 | 国产欧美另类久久久品 | 日韩高清免费观看 | 免费手机黄色网址 | 视频二区欧美 |