《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 其他 > 設(shè)計(jì)應(yīng)用 > 基于NOR Flash的存算一體模擬乘加電路設(shè)計(jì)
基于NOR Flash的存算一體模擬乘加電路設(shè)計(jì)
信息技術(shù)與網(wǎng)絡(luò)安全
丁士鵬,黃 魯
(中國(guó)科學(xué)技術(shù)大學(xué) 微電子學(xué)院,安徽 合肥230026)
摘要: 提出一種基于NOR Flash的存算一體模擬乘加電路以及相應(yīng)的偏置電路,運(yùn)用NOR Flash工作于深線性區(qū)的I-V特性,實(shí)現(xiàn)模擬乘累加運(yùn)算。通過(guò)將同一位線、不同字線的兩個(gè)浮柵管上電流相減,實(shí)現(xiàn)其閾值電壓差值與漏源電壓的乘法運(yùn)算。同時(shí)將同一字線、不同位線的浮柵管電流相加,實(shí)現(xiàn)乘法結(jié)果的加法運(yùn)算。給出電路使NOR Flash位線電流相加、字線電流相減,將運(yùn)算結(jié)果以偽差分的形式輸出,仿真結(jié)果表明電路可以實(shí)現(xiàn)存算一體的模擬乘累加運(yùn)算。
中圖分類號(hào): TN432
文獻(xiàn)標(biāo)識(shí)碼: A
DOI: 10.19358/j.issn.2096-5133.2021.06.012
引用格式: 丁士鵬,黃魯. 基于NOR Flash的存算一體模擬乘加電路設(shè)計(jì)[J].信息技術(shù)與網(wǎng)絡(luò)安全,2021,40(6):69-74.
Design of an analog multiply accumulate circuit based on NOR Flash
Ding Shipeng,Huang Lu
(College of Microelectronics,University of Science and Technology of China,Hefei 230026,China)
Abstract: This article proposed a NOR Flash-based storage-calculation integrated analog multiply-accumulate circuit and the corresponding bias circuit, using the I-V characteristics of NOR Flash working in deep linear region to realize analog multiply-accumulate operations. Subtracting the current on the two floating gate tubes of the same bit line and different word line, the difference threshold voltage multiplied with the drain-source voltage. And the current on the floating gate tubes of the same word line and different bit lines were added together to realize the addition operation of the multiplication result. This article provided a circuit to add NOR Flash bit line current and subtract word line current, and output the calculation results in the form of pseudo-differential. The simulation result showed that the circuit can realize the analog multiply-accumulate operation of storing and calculating.
Key words : NOR Flash;storage and calculation;analog multiply and accumulate circuit

0 引言

隨著對(duì)人工智能研究的不斷深入,深度學(xué)習(xí)正成為訓(xùn)練機(jī)器實(shí)現(xiàn)智能的重要研究方法。在深度學(xué)習(xí)中,有著大量的輸入數(shù)據(jù)、網(wǎng)絡(luò)參數(shù)以及乘累加運(yùn)算[1]。

在以馮·諾依曼為主流的存算分離架構(gòu)中,計(jì)算單元與內(nèi)存單元數(shù)據(jù)搬運(yùn)的時(shí)延和功耗開(kāi)銷越來(lái)越成為深度學(xué)習(xí)神經(jīng)網(wǎng)絡(luò)所面臨的一個(gè)嚴(yán)峻問(wèn)題[2],嚴(yán)重制約著深度學(xué)習(xí)神經(jīng)網(wǎng)絡(luò)的應(yīng)用。以應(yīng)用深度學(xué)習(xí)神經(jīng)網(wǎng)絡(luò)的AlphaGo為例,其在進(jìn)行每一局的圍棋活動(dòng)中,用電成本約為3 000美元[3],對(duì)于大多數(shù)智能設(shè)備而言,是無(wú)法接受的。面對(duì)傳統(tǒng)存算架構(gòu)在深度學(xué)習(xí)神經(jīng)網(wǎng)絡(luò)運(yùn)算中的功耗與速度瓶頸,采用存算一體的架構(gòu)成為現(xiàn)階段解決帶寬與功耗問(wèn)題的一條有效途徑。





本文詳細(xì)內(nèi)容請(qǐng)下載:http://www.rjjo.cn/resource/share/2000003603




作者信息:

丁士鵬,黃  魯

(中國(guó)科學(xué)技術(shù)大學(xué) 微電子學(xué)院,安徽 合肥230026)


此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。
主站蜘蛛池模板: 欧美性色黄大片一级毛片视频 | 国产一区二区三区免费 | 在线看精品 | 国产不卡视频在线观看 | 国产三级精品最新在线 | 在线成人a毛片免费播放 | 国产成人精品免费视频大 | 亚洲视频在线观看 | 国产日本韩国不卡在线视频 | 欧洲精品一区二区三区在线观看 | 国产精品理论 | 精品国产日韩亚洲一区在线 | 成人在免费视频手机观看网站 | 亚洲网站一区 | 麻豆一级片 | 国产在线不卡视频 | 亚洲理论片在线观看 | 精品国产午夜久久久久九九 | 久久99精品久久久久久久不卡 | 亚洲va视频 | 国产毛片久久精品 | 久草视频在线免费看 | 国产观看在线 | 美女脱了内裤张开腿让男人桶网站 | 毛片免费看 | 国产欧美一区二区精品久久久 | 国产精品日韩欧美一区二区 | 亚洲图片一区二区三区 | 亚洲一级黄色毛片 | 国产欧美在线不卡 | 亚洲 欧美 日韩 在线 中文字幕 | 国产精品成久久久久三级 | 国内一级野外a一级毛片 | 香港三级网站 | 美美女高清毛片视频免费观看 | 国产精选在线视频 | 色综合久久久高清综合久久久 | 亚洲爽视频 | 日韩免费三级 | 欧美一级视频在线观看欧美 | 欧美成人全部费免网站 |