《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 設計應用 > 基于FPGA的卷積神經網絡并行加速器設計
基于FPGA的卷積神經網絡并行加速器設計
2021年電子技術應用第2期
王 婷,陳斌岳,張福海
南開大學 電子信息與光學工程學院,天津300350
摘要: 近年來,卷積神經網絡在許多領域中發揮著越來越重要的作用,然而功耗和速度是限制其應用的主要因素。為了克服其限制因素,設計一種基于FPGA平臺的卷積神經網絡并行加速器,以Ultra96-V2 為實驗開發平臺,而且卷積神經網絡計算IP核的設計實現采用了高級設計綜合工具,使用Vivado開發工具完成了基于FPGA的卷積神經網絡加速器系統設計實現。通過對GPU和CPU識別率的對比實驗,基于FPGA優化設計的卷積神經網絡處理一張圖片的時間比CPU要少得多,相比GPU功耗減少30倍以上,顯示了基于FPGA加速器設計的性能和功耗優勢,驗證了該方法的有效性。
中圖分類號: TN402
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.200858
中文引用格式: 王婷,陳斌岳,張福海. 基于FPGA的卷積神經網絡并行加速器設計[J].電子技術應用,2021,47(2):81-84.
英文引用格式: Wang Ting,Chen Binyue,Zhang Fuhai. Parallel accelerator design for convolutional neural networks based on FPGA[J]. Application of Electronic Technique,2021,47(2):81-84.
Parallel accelerator design for convolutional neural networks based on FPGA
Wang Ting,Chen Binyue,Zhang Fuhai
College of Electronic Information and Optical Engineering,Nankai University,Tianjin 300350,China
Abstract: In recent years, convolutional neural network plays an increasingly important role in many fields. However, power consumption and speed are the main factors limiting its application. In order to overcome its limitations, a convolutional neural network parallel accelerator based on FPGA platform is designed. Ultra96-v2 is used as the experimental development platform, and the design and implementation of convolutional neural network computing IP core adopts advanced design synthesis tools. The design and implementation of convolutional neural network accelerator system based on FPGA is completed by using vivado development tools. By comparing the recognition rate of GPU and CPU, the convolutional neural network based on FPGA optimized design takes much less time to process a picture than CPU, and reduces the power consumption of GPU by more than 30 times. It shows the performance and power consumption advantages of FPGA accelerator design, and verifies the effectiveness of this method.
Key words : parallel computing;convolutional neural network;accelerator;pipeline

0 引言

    隨著人工智能的快速發展,卷積神經網絡越來越受到人們的關注。由于它的高適應性和出色的識別能力,它已被廣泛應用于分類和識別、目標檢測、目標跟蹤等領域[1]。與傳統算法相比,CNN的計算復雜度要高得多,并且通用CPU不再能夠滿足計算需求。目前,主要解決方案是使用GPU進行CNN計算。盡管GPU在并行計算中具有自然優勢,但在成本和功耗方面存在很大的缺點。卷積神經網絡推理過程的實現占用空間大,計算能耗大[2],無法滿足終端系統的CNN計算要求。FPGA具有強大的并行處理功能,靈活的可配置功能以及超低功耗,使其成為CNN實現平臺的理想選擇。FPGA的可重配置特性適合于變化的神經網絡網絡結構。因此,許多研究人員已經研究了使用FPGA實現CNN加速的方法[3]。本文參考了Google提出的輕量級網絡MobileNet結構[4],并通過并行處理和流水線結構在FPGA上設計了高速CNN系統,并將其與CPU和GPU的實現進行了比較。




本文詳細內容請下載:http://www.rjjo.cn/resource/share/2000003393




作者信息:

王  婷,陳斌岳,張福海

(南開大學 電子信息與光學工程學院,天津300350)

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 亚洲www视频| 欧美日韩精品国产一区二区 | 亚洲国产精品国产自在在线 | 欧美一级毛片免费高清的 | 国产成年女一区二区三区 | 日本成人不卡视频 | 国内亚州视频在线观看 | 国产三级毛片 | 日本黄网站高清色大全 | 中文字幕一二三四区2021 | 亚洲国产成人麻豆精品 | 国产成人久久精品激情91 | 九九久久免费视频 | 美美女高清毛片视频黄的一免费 | 国产成在线观看免费视频成本人 | 国产亚洲欧美日韩在线观看不卡 | 在线看片中文字幕 | 日本一区二区三区免费视频 | 一级毛片免费不卡在线视频 | 久久爱青青草 | 欧美精品一二三区 | 131的美女午夜爱爱爽爽视频 | 国产高清一国产免费软件 | 美女被cao免费看在线看网站 | 草久在线播放 | 亚洲成人18| 欧美综合在线观看 | 一本一道久久综合狠狠老 | 欧美线在线精品观看视频 | 亚洲国产欧美一区二区欧美 | 久草手机在线视频 | 久久综合久美利坚合众国 | 特黄特色三级在线观看 | 日本免费网站视频www区 | 日本视频在线免费观看 | 日韩一区二区三区在线观看 | 欧美日韩一区二区视频图片 | 亚洲成a人片在线观看中文 亚洲成a人片在线观看中文!!! | 精品在线视频观看 | 伊人久色| 日韩一级在线播放免费观看 |