《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 設計應用 > 一種應用于低電壓GPS接收機的高線性度低噪聲放大器
一種應用于低電壓GPS接收機的高線性度低噪聲放大器
2020年電子技術應用第3期
陳 利,劉艷艷
天津市光電子薄膜器件與技術重點實驗室,天津300350
摘要: 基于0.18 μm RFCMOS工藝,設計了一種應用于低電壓GPS接收機的高線性度低噪聲放大器。采用體偏壓控制的跨導導數疊加技術,有效改善了低噪聲放大器的線性度,顯著提高了輔助管的調節精度。通過在輸入端主放大管的柵源兩端并聯電容的方法,降低二次諧波對三階交調失真的影響,進一步改善了線性度。同時,折疊式共源共柵的拓撲結構,降低了電路的工作電壓。仿真結果表明,在0.9 V供電下,工作頻率為1.575 GHz時,該低噪聲放大器的輸入三階交調點為6.63 dBm,噪聲系數為1.53 dB,增益為13.16 dB,輸入回波損耗和輸出回波損耗分別為-32.43 dB和-24.58 dB,功耗為8.78 mW。
中圖分類號: TN409
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.191323
中文引用格式: 陳利,劉艷艷. 一種應用于低電壓GPS接收機的高線性度低噪聲放大器[J].電子技術應用,2020,46(3):10-13.
英文引用格式: Chen Li,Liu Yanyan. A high linearity LNA for low voltage GPS receiver[J]. Application of Electronic Technique,2020,46(3):10-13.
A high linearity LNA for low voltage GPS receiver
Chen Li,Liu Yanyan
Key Laboratory for Photoelectronic Thin Film Devices and Technology of Tianjing,Tianjin 300350,China
Abstract: Based on 0.18 μm RFCMOS technology, a high linearity low noise amplifier(LNA) for low voltage GPS receivers was designed. By using the trans-conductance derivative superposition technique with bulk bias control, the adjustment accuracy of auxiliary transistor was remarkably improved. An extra capacitance is added between gate and source nodes of input transistor in a parallel manner to reduce the effect of second-order harmonic on IMD3. In addition, folded cascade structure is adopted to make the circuit work under low voltage conditions. The simulation results shown that the LNA achieves a 6.63 dBm IIP3, a noise figure of 1.53 dB, a 13.16 dB power gain, the input and output return losses are -32.43 dB and -24.58 dB at 1.575 GHz with the core LNA consuming 8.78 mW at 0.9 V power supply.
Key words : high linearity;LNA;trans-conductance derivative superposition technique

0 引言

    近些年來,隨著無線通信系統技術的發展,越來越多的便攜式電子產品向著低功耗、高集成度的方向發展。GPS服務因其能夠實時追蹤和導航的優點,現已成為無線通信設備不可或缺的功能[1-3]。而低噪聲放大器(LNA)作為GPS接收機前端的第一級有源器件,其性能顯著影響著整個接收機的性能。因此對LNA噪聲、功耗、線性度等性能指標提出了越來越嚴苛的要求。

    GPS接收機接收到的信號非常微弱,盡管1 dB壓縮點能夠較為輕易地滿足,但同樣也要避免某些特定環境下由于干擾信號引入造成的非線性失真。例如軍用或某些特定商業用途中,當人為干擾信號存在時,對GPS接收機的線性度要求會大大提高。本文在跨導導數疊加技術[4]的基礎上,采用體偏壓控制的跨導導數疊加技術[5],數倍提高了補償三次非線性系數輔助管的調節精度。通過在輸入端主放大管的柵源兩端并聯電容的方法[6],降低二次諧波對三階交調失真的影響,進一步改善了線性度。同時,采用折疊式共源共柵的拓撲結構[7],降低了電路的工作電壓。

1 消除三次非線性

    MOS管的三階非線性是LNA三階交調失真的主要來源。工作在飽和區的共源級MOS管,其漏極電流id關于柵源電壓vgs的泰勒級數展開式為:

wxdh3-gs1-2.gif

    而跨導的非線性導致了共源級放大器的非線性。由共源級LNA的輸入三階交調點(IIP3)表達式[8]

    wxdh3-gs3.gif

可知,為了提高IIP3,應盡量減小三次非線性系數gm3的值,即減小跨導gm的二階偏導gm″的值。為此,有學者提出跨導導數疊加技術,其結構如圖1所示,由主放大管Ma和輔助放大管Mb并聯組成。主放大管的柵極電壓Vbias1和輔助放大管的柵極電壓Vbias1-Vshift分別確保主放大管Ma和輔助放大管Mb工作在強反型區和弱反型區。通過調整M1和M2的寬長比和偏置條件,使得主放大管Ma與輔助放大管Mb兩者跨導的二階偏導gm″正負峰值對齊,如圖2所示。從而令兩者三次非線性系數之和接近于零,進而改善共源級LNA的線性度。

wxdh3-t1.gif

wxdh3-t2.gif

    在此基礎上,本文采用體偏壓控制的跨導導數疊加技術如圖3所示,主放大管M1和輔助放大管M2使用相同的柵壓Vbias,根據閾值電壓Vth的計算公式:

    wxdh3-gs4.gif

其中,Vth0是VBS為0時的閾值電壓,γ為體效應系數,φS為表面勢參數,VBS為襯源電勢差,L1與L2組成滑動變阻器。通過調節VBS的大小令輔助管M2工作在弱反型區。當輔助放大管M2分別由柵壓Vbias1-Vshift和體偏壓Vbs控制時,掃描各自的偏置電壓Vbias1和Vbias。Vshift取值范圍在0.08 V~0.23 V時,與Vbs取值范圍在-0.30 V~-1.08 V時,兩者都會得到由M2a到M2b一簇近似相同的曲線,如圖4所示。即兩種技術能夠產生相同的補償三次非線性系數的效果。盡管兩種不同技術使得輔助管M2表現出相似的gm″曲線,但采用體偏壓控制的跨導導數疊加技術的控制電壓Vbs的范圍,是傳統跨導導數疊加技術控制電壓Vshift的5.2倍,因此能夠在工藝、電壓、溫度變化的影響下,更為精準地調節gm″的曲線。

wxdh3-t3.gif

wxdh3-t4.gif

2 削弱二次非線性的影響

    當在共源級LNA輸入端輸入頻率相近的雙音信號時,在輸出節點產生的二次諧波,通過寄生的柵源電容和柵漏電容反饋路徑,與輸入信號再次由于跨導的二次非線性產生三次非線性項,進而惡化線性度。本文采用折疊式共源共柵的結構,大大削弱了通過柵漏電容反饋路徑的影響,同時通過在主放大管柵源兩端并聯電容的方法,削弱了由于跨導二次非線性對LNA線性度的影響。

    當考慮到二次非線性對線性度的影響時,共源級LNA的IIP3可以表示為[6]

     wxdh3-gs5.gif

其中,gm是MOS管的跨導,ω為工作頻率,Ls為源極簡并電感,Cgs0為MOS管的柵源電容,Cadd為MOS管柵源兩端并聯的電容,Lg為柵極電感。通過導數疊加技術,gm″的影響可以近似忽略。在MOS管柵源兩端并聯電容Cadd,式(5)中IIP3的分母gm′項中由于Cadd的引入,降低了二次非線性對三階交調失真的影響,從而進一步改善線性度。

3 電路設計

    本文提出的應用于低電壓GPS接收機的高線性度低噪聲放大器結構如圖5所示。主放大管M1與共柵管PM1組成折疊式共源共柵結構,降低了工作電壓。輸入端的主放大管M1管與Ls構成源簡并電感結構,能夠在窄帶實現良好的輸入匹配,同時獲得較低的噪聲系數。主放大管M1管與輔助放大管M2管利用體偏壓控制的跨導導數疊加技術,能夠極大地削弱三次非線性項gm2的影響,進而大幅改善低噪聲放大器的線性度。Cadd用于削弱二次非線性對LNA線性度的影響。M3、R1、R2與PM2、R4分別為M1、M2與PM1提供偏置電壓,L2與C2實現輸出匹配。

wxdh3-t5.gif

4 仿真結果與分析

    基于TSMC 0.18 μm RFCOMS工藝,利用Cadence Spectre RF進行調試并仿真。在0.9 V工作電壓下,最終測試的S參數如圖6所示。S11與S22分別為-32.43 dB和-24.58 dB,LNA能夠與前后級實現良好的匹配。S21為13.16 dB,能為GPS接收機在第一級提供足夠的增益。測試的噪聲系數如圖7所示,LNA在工作頻率1.575 GHz時的噪聲系數為1.53 dB。最終測試的IIP3如圖8所示,LNA的IIP3為6.63 dBm,在低電壓下表現出較好的線性度。且LNA的功耗為8.78 mW,符合低功耗的設計要求。將本文設計的LNA與已發表的相關論文作對比,如表1所示。結果表明,本文設計的LNA在低電壓條件下,噪聲性能及線性度具有一定優勢。

wxdh3-t6.gif

wxdh3-t7.gif

wxdh3-t8.gif

wxdh3-b1.gif

5 結論

    本文采用體偏壓控制的跨導導數疊加技術在有效提高低噪聲放大器線性度的基礎上,數倍提高了gm″的調節精度。通過增加補償電容的方法,降低二次諧波對三階交調失真的影響,進一步改善了線性度。同時采用折疊式共源共柵的拓撲結構,有效降低了工作電壓。仿真結果表明,在0.9 V供電電壓下,工作頻率為1.575 GHz時,功耗為8.78 mW,IIP3為6.63 dBm,噪聲系數為1.53 dB,同時該電路能夠提供13.16 dB的增益,并能實現良好的輸入輸出匹配。

參考文獻

[1] CHENG K W,NATARAJAN K,ALLSTOT D J.A current reuse quadrature GPS receiver in 0.13 μm CMOS[J].IEEE Journal of Solid-State Circuits,2010,45(3):510-523.

[2] HEIBERG A C,BROWN T W,IEZ T S,et al. A 250 mV,352 μW GPS receiver RF front-end in 130 nm CMOS[J].IEEE Journal of Solid-State Circuits,2011,46(4):938-949.

[3] WANG C,LIU J,LIAO H,et al.1.8 dB NF 3.6 mW CMOS active balun low noise amplifier for GPS[J].Electronics Letters,2010,46(3):239.

[4] THACKER M B,AWAKHARE M,KHOBRAGADE R H,et al.Multi-standard highly linear CMOS LNA[C].International Conference on Electronic Systems,IEEE Computer Society,2014.

[5] DAI R,ZHENG Y,ZHU H,et al.A high gain and high linearity current‐reused CMOS LNA using modified derivative superposition technique with bulk-bias control[J].Microwave & Optical Technology Letters,2014,56(10):2444-2446.

[6] JIN T H,KIM T W.A 5.5-mW 9.4-dBm IIP3 1.8-dB NF CMOS LNA employing multiple gated transistors with capacitance desensitization[J].IEEE Transactions on Microwave Theory and Techniques,2010,58(10):2529-2537.

[7] HSIEH H H,WANG J H,LU L H.Gain-Enhancement techniques for CMOS folded cascode LNAs at low-voltage operations[J].IEEE Transactions on Microwave Theory and Techniques,2008,56(8):1807-1816.

[8] RASTEGAR H,SARYAZDI S,HAKIMI A.A low power and high linearity UWB low noise amplifier(LNA) for 3.1-10.6 GHz wireless applications in 0.13 μm CMOS process[J].Microelectronic Journal,2013,44(3):201-209.

[9] MECWAN A I,DEVASHRAYEE N M.Linearity improvement of LNA using derivative superposition:issues and challenges[C].International Conference on Cloud Computing,2017.

[10] 高麗娜,龐建麗.一種并發雙頻段CMOS LNA的分析與設計[J].電子技術應用,2018,44(12):13-16.

[11] 宋飛,蔡俊,李楊,等.射頻LNA的低噪聲LDO電源設計[J].電子技術應用,2018,44(5):29-32.



作者信息:

陳  利,劉艷艷

(天津市光電子薄膜器件與技術重點實驗室,天津300350)

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 国产欧美日韩精品第二区 | 夜色亚洲 | 亚洲社区在线 | 成人欧美一区二区三区视频xxx | 久草综合视频 | 一级视频在线播放 | 亚洲欧美色视频 | 国产免费一级视频 | 日韩一级片播放 | 韩国毛片基地 | 看日本真人一一级特黄毛片 | 午夜91理论片 | 暖暖免费高清日本一区二区三区 | 国产一区中文字幕在线观看 | 毛片在线全部免费观看 | 亚洲最大的视频网站 | 国产在线一区观看 | 国产精品爱久久久久久久 | 国产成人免费手机在线观看视频 | 本道久久综合88全国最大色 | 欧美一级在线毛片免费观看 | 在线观看一区二区三区视频 | 中文国产成人精品久久无广告 | 九九香蕉视频 | 国产三级麻豆 | 99久久精品免费观看国产 | 欧美精品久久久久久久免费观看 | 欧美国产成人精品一区二区三区 | 成人免费看黄 | 欧美日韩在线观看视频 | 免费国产高清视频 | 久久久久久久久久综合情日本 | 亚洲毛片一级巨乳 | 亚洲成a人片毛片在线 | 久草手机在线观看 | 特级一级毛片免费看 | 亚洲三级a | 欧美午夜激情影院 | 女人张开腿让男人桶免费最新 | 欧美区一区 | 亚洲欧美视频在线 |