Altera FPGA支持AS,PS,JTAG等幾種較常見的配置方法。
當為AS配置模式時,FPGA為主設備,加載外部FLASH中的數據至內部RAM中運行。當為PS配置模式時,FPGA為從設備,外部主設備可以為控制器,CPLD等等。當然FPGA也支持通過JTAG的方式進行程序下載,同時也可以通過JTAG進行FPGA時序抓取。
FPGA的配置過程包括以下幾方面:復位,程序加載,初始化,最后進入用戶模式,運行下載之后的代碼。
FPGA在上電瞬間,nCONFIG管腳由低電平慢慢變為高電平,在nCONFIG管腳為低電平時候,芯片內部完成內部存儲器,RAM等等的初始化。當nCONFIG管腳變為高電平之后,芯片內部檢測MSEL管腳狀態,并采用相應的模式在每個DCLK的上升沿加載外部FLASH中的代碼。當加載到外部FLASH程序數據的最后一位時,FPGA將CONFIG_DONE管腳開漏極管腳釋放,該管腳上面產生一個高電平跳變。CONFIG_DONE管腳的高電平跳變信號也標志著FPGA加載外部FLASH中的數據成功。接下來就是實現FPGA的初始化配置,初始化相應的寄存器,相應的IO驅動器等等。最后進入用戶模式,運行所加載的程序。
自己剛開始接觸FPGA,也不知道這樣的理解到底有沒有錯誤,先把自己能表達出來的信息先表達吧,往后可以慢慢學習,慢慢擴充。
本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:[email protected]。